MARC状态:审校 文献类型:中文图书 浏览次数:8
- 题名/责任者:
- 超大规模集成电路物理设计:从图分割到时序收敛/(美) B. Kahng Andrew, (德) Jens Lienig, (乌克兰) Igor L. Markov著 于永斌, 张徐亮, 徐宁等译
- 出版发行项:
- 北京:机械工业出版社,2014
- ISBN及定价:
- 978-7-111-46297-2/CNY78.00
- 载体形态项:
- 271页:图;24cm
- 其它题名:
- 从图分割到时序收敛
- 丛编项:
- 国际电气工程先进技术译丛
- 个人责任者:
- 安德鲁 (Andrew, B. Kahng) 著
- 个人责任者:
- 利尼希 (Lienig, Jens) 著
- 个人责任者:
- 马尔科夫 (Markov, Igor L.) 著
- 个人次要责任者:
- 于永斌 译
- 个人次要责任者:
- 张徐亮 译
- 学科主题:
- 超大规模集成电路-电路设计
- 中图法分类号:
- TN470.2
- 出版发行附注:
- 本书中文简体字版由Springer授权机械工业出版社独家出版
- 相关题名附注:
- 英文题名原文取自封面
- 责任者附注:
- 责任者Andre规范汉译姓: 安德鲁; 责任者Lienig规范汉译姓: 利尼希; 责任者Markov规范汉译姓: 马尔科夫
- 提要文摘附注:
- 本书囊括了物理设计的各个方面,从基本概念开始,到网表划分、芯片规划和布局布线, 最后是时序收敛, 讨论了布局、布线和网表重组中的时序分析和相关最优化。本书在当今的纳米时代重新审视了芯片设计实现的基本算法体系, 向读者展示了物理设计的基本算法及其在工程实例中的应用。其主要特点如下: 1) 系统地介绍和评价了电路设计生成芯片几何版图所用到的技术及其算法; 2) 强调超大规模集成电路 (VLSI) 的数字电路设计与算法, 例如现场可编程门阵列 (FPGA) 的系统划分、专用集成电路 (ASIC) 的时钟网综合等; 3) 结合基础、时代挑战和最新成果, 力促读者实现VLSI布局布线和性能驱动软件工具。
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 馆藏地 | 书刊状态 |
TN470.2/A253 | 000907293 | - | 工业技术书库 | 可借 |
TN470.2/A253 | 000907294 | - | 工业技术书库 | 可借 |
TN470.2/A253 | 000907295 | - | 工业技术书库 | 可借 |
TN470.2/A253 | 000907296 | - | 工业技术书库 | 可借 |
TN470.2/A253 | 000907297 | - | 工业技术书库 | 可借 |
显示全部馆藏信息